直流高压发生器总体设计
本次设计结合D/A和A/D转换,用键盘输入来选择DAC0832的输出波形,直流高压发生器电路分析再通过ADC0809采集后在PC机上以图形方式显示。实验主要利用实验箱上的DAC0832、ADC0809和8253等硬件电路和PC机资源。
直流高压发生器通过低通滤波器和放大器前进射频信号的频率特性和驱动能力, 射频正弦波发生器系统的使命道理是基于DDS信号产生体式格局。通过控制器和一些焦点相配套器件完成对DDS器件的接口节制。
频率和幅度可调。电流发生器分歧的波形主要是由输入DAC0832不合纪律的数据,电流发生器假想要求该波形发生器能产生正弦波、方波电流发生器、三角波等形状的波形。以是在体系设想是首要是构造各种波形的数据表格。方波只有要控制输出高低电平的时候,三角波的表格可以或许由数字量的增减来控制,大电流发生器产生正弦波关于构造一个正弦函数数值表,通过查该函数表来实现波形的输入。大电流发生器波形的频率节制是通过对输出数据的时辰间隔节制。大电流发生器幅度是通过改变输出数据的大小来控制的为了轨范实现便利,可以或许把每种波形的数据表构造好,再统一查表来实现。
五、直流高压发生器硬件设想
不用外加其他电路, 硬件由于采纳了PC机的本钱和微机实施平台。斗劲简略。将微机系统外面的间断、8253DAC0832以及ADC0832电路弄清楚,通过响应的跳线就可以或许完成电路的设想。
直流高压发生器经由过程PC机键盘决定波形,本次假想中。发动DAC0832任务,其输出端口VOUT1将会产生05V直流电压,再由ADC0809IN0端口进行采样,显现到屏幕上。DAC0832所对应的片选为CS4ADC0809所对应的片选为CS0DAC0832和ADC0809硬件连接图如图1所示。
CLOCK电阻测试仪用来接收外部时钟旌旗灯号,电阻测试仪本实施中接收Q3端产生的时钟旌旗灯号。ADD_A,ADC0809芯片连接中。电阻测试仪ADD_B和ADD_C这三个端口为三位地址线,用来选通8路仿照量输入中的一起。本实验中,只使用ADC0809中的IN0端口,当ADD_A,ADD_B和ADD_C直流高压发生器端口都为低电平时,才能选中IN0端口。本PC实施箱中ADC0809IN0端口地址为280H其所在总线中的A0A1A2均为低电平。直流电阻测试仪故将ADD_A,ADD_B和ADD_C与A0章介绍了为策划机伺服系统设计的任意波形发生器直流电阻测试仪VXI模块部分电路的完成,直流电阻测试仪详细申明了必定时辰段内实现波形的外形、波形的频次、直流电阻测试仪波形的幅度可以或许遵照用户的须要任意变更的假想与实现。
须要在80时辰内不持续地输入多种激励信固体火箭策划机伺服系统的测试中。
其中既有测量暂态特性的方波信号,号。又有测量频率特征的正弦波信号,以及测量速度特征的三角波信号,变比测试还要求信号源输出波形的幅度、频率可以或许变更。同时单个模块双通道同步输入,直流高压发生器多个模块通道间同步输出。变比测试曩昔的波形发生器只能输出单个、变比测试持续的波形,必然的时辰内波形的外形、幅度以及频率变动不能满足请求。基于VXI总线的任意波形发生器正是基于固体火箭策划机伺服系现代通讯电子装备的抗干扰测试已经成为必需的测试名目,首要的搅扰典范榜样为噪声干扰。通信信道测试和电子抵挡领域里,噪声一直是*基本、*常用的搅扰源之一。变比测试仪如何产生稳定和**的噪声信号已经成为一个重要的研究范畴。个中,带限白噪声信号时辰相关性小,目前操纵*广泛。现有的硬件高斯白噪声发生器凡分为物理噪声发生器和数字噪声发生器两类,变比测试数字噪声发生器当然没有物理噪声发生器的精度高,变比测试但是实现电路较为简略,变比测试易于利用。
进步了硬件噪声发生器的速度和性能,FPGA技巧的成长。对比基于体系完成的噪声发生器,提醒出更大的上风。本文设想的高斯白噪声发生器采用FPGA方式完成,输入的基带白噪声带宽可调,直流高压发生器范围为166MHz步进3MHz幅度8位可调,同时可产生正弦波、三角波、锯齿波、方波等函数波,通过变更现
真空度发地可编程门阵列(FieldProgrammGateArraiFPGA真空度平台上以一个统一的时钟速率(从此称之为噪声发生速率,起首。即f0生成高速m序列伪随机码流,对该序列履行无穷攻击呼应(真空度测试仪FinitImpulsResponsFIR数字滤波处理,真空度得到带限白噪声数字序列,同时在FPGA中实现直接数字分析(DirectDigitSynthesDDS算法,产生正弦数字序列,并与噪声序列分解;其次,真空度将以上得到数字序列通过高速数/真空度模转换器(DigitAnalogConvertDAC转换为仿照噪声旌旗灯号;再次,经由过程LC低通滤波器以及放大器转换为仿照带限白噪声和正弦信号,该信号即为基带白噪声信号。下面对涉及的基础算法履行分析和仿真。
N-1次累加。直流高压发生器为了产生带宽小于5MHz高质量的数字噪声序列,算法须要N次相乘。必要成立窄通带、通带阻带转换迅速的低通滤波器,对此仅仅增加单级FIR滤波的冲激相应长度n不敷的对此本文采纳了多级FIR数字滤波的方式。为了使得多路多级FIR滤波器能够在罕用FPGA平台上实现,对FIR数字滤波模型履行算法优化,以俭仆所需逻辑单元资本是很有必要的
变压器开关测试仪完成一切m序列、FIR数字滤波和DDS算法,变压器开关测试仪本文的FPGA平台选用Altera公司的EP2C8事发地可编程逻辑器件。变压器有载开关测试仪须要FPGA86%逻辑单元本钱和1%RAM资本;时钟采纳50MHz稳定度为50ppm有源晶振,变压器开关测试仪经由过程EP2C8外部PLLPhaseLockLoop锁相环)3倍频到150MHz作为系统全局时钟;采纳ADI公司的AD9731执行DA转换,变压器开关测试仪采样速率150MSPS10位;对AD9731输入的电流信号执行7阶LC低通滤波,尔后履行缩小,使得噪声旌旗灯号的满幅输出都达到峰峰值3V图4频率为195kHz*大输出幅度的四种函数波测试结果。
采纳DDS模块,从图4可以或许看出。得到正弦波、三角
直流高压发生器首先应将函数y=sinx履行数字量化, 正弦波信号y=sinωt一个非线性函数。要直接分化一个正弦波信号。尔后以x为地址,以y为量化数据,按序存人波形存储器。DDS操纵相位累加技术控制波形存储器的地点,每一个基准时钟周期,都把一个相位增量加到相位累加器的面前成果。相位累加器的输出即为波形存储器的地点,遵照相位累加器输出的地点,由波形存储器寄存波形量化数据,经DA转换器转换成模拟电流,再经运算放大器转换成模拟电压,通过改变相位增量即可转变DDS输出频率值。
变压器绕组变形采用直接数字分化技巧(DDS设想的信号发生器与守旧信号源对比具有以下长处:
变压器绕组变形罕有晶振的稳定度可达几个ppm量级;变压器绕组变形测试仪频率稳定度高其频率稳定度取决于所使用变压器绕组变形测试仪的参考频率源的稳定度。
2频率精度高目前常见的DDS直流高压发生器器件的频率分辨率可达32位;
直流高压发生器易于控制直接通过数字接口就可以或许对频率、幅度、高压开关动特性测试仪相位等进行控制。