81110A用于测试数字设计和部件的信号
81100家族可产生测试当前逻辑技术(CMOS,TTL,LVDS,ECL等)所需的所有标准脉冲,多电平波形,数字模式和数据,并可达660MHz。除81130A外,所有型号都可通过无毛刺和陷落的定时参数改变而连续工作。
81110A平稳地集成到自动测试系统
各种附件,以及81101A和81104A 100%向上的兼容使81110A只需通过仪器的物理改变就可随未来的需求而成长。
81110A技术指标
81110A主机 81110A 81110A输出通道 81111A 81112A 定时1 81110A频率范围 1mHz-165MHz 1mHz-330MHz 50Ω源2 60MHz典型值 N/A 81110A*大数频率 330Mbit/s 660Mbit/s 81110A定时 81110A分辩率 3.5字 81110A*好情况为5ps 3.5字 81110A*好情况为5ps 81110A带PLL的精度 81110A(不带时) 0.01%(0.5%在 81110A自校准后的典型值; 81110A不自校准为3%) 0.01%(0.5%在 81110A自校准后的典型值; 81110A不自校准为3%) 81110A带PLL的抖动RMS (不带时) 0.001%+15ps (0.01%+15ps)3 0.001%+15ps (0.01%+15ps)3 81110A宽度范围 3.03ns至 81110A(周期-3.03ns) 1.515ns至 81110A(周期-1.515ns) 81110A精度 在自校准后为 81110A±0.5%±250ps 未自校准为 ±3%±250ps 在自校准后为 ±0.5%±250ps 未自校准为 ±3%±250ps 81110A时滞 N/A N/A 81110A延迟 81110A(外输入至输出) 81110A(外输入至触发输出) 26ns固定值 12ns固定值 22ns固定值 12ns固定值 81110A附加变量 81110A延迟范围 精度4 0ns至(周期-3.03ns) 81110A在自校准后为±0.5%±0.5ns 81110A未自校准为±3%±0.5ns 0ns至(周期3.03ns) 81110A在自校准后为±0.5%±0.5ns 81110A未自校准为±3%±0.5ns 81110A双脉冲 81110A延迟范围 (宽度+3.03ns)至 81110A(周期-宽度-3.03ns) (宽度+1.5ns)至 81110A(周期-宽度-1.5ns) 81110A跃变时间范围(10/90) 81110A在1kΩ源阻抗 2ns至200ms可变 5ns典型值 0.8ns或1.6ns 可选N/A 81110A电平/脉冲性能5 幅度 50Ω在50Ω上 1kΩ在50Ω上 100mVpp-10.0Vpp 200m Vpp-20.0Vpp 100mVpp-3.8VppN/A 电平窗 1kΩ在50Ω上 -10.0V~+10.0V -20.0V~+20.0V -2.0V~+3.8VN/A 精度 50Ω在50Ω上 1K Ω在50Ω上 ±(1%+50mV) ±(5%+100mV)6 ±(2%+50mV) N/A 输出 连接器 BNC单端 BNC差分 源阻抗 精度 可选 50Ω或1kΩ ±1%,典型值 50Ω ±1%,典型值 *大外电压 ±24V -2.2V至+5.5V 81110A短路电流 ±400mA*大 81110A(通道增加时加倍) -84mA 至+152mA 81110A动态串扰 81110A基线噪声 过冲/脉冲/振铃 <0.1%典型值10mVRMS典型值 ±5%幅度 ±20mV <0.1%典型值4mVRMS典型值 ±5%幅度 ±50mV 模式/数据能力 16Kbit/通道 和选通输出 16Kbit/通道 和选通输出 序列 N/A N/A 格式 RZ,NRZ,DNRZ RZ,NRZ,DNRZ 81110A脉冲列 单或双脉冲 81110A脉冲数2-65536 单或双脉冲 81110A脉冲数2-65536 81110A触发方式 连续触发(外,内,手动) 81110A门控(外,内,手动) 81110A外宽度 连续触发(外,内,手动) 81110A门控(外,内,手动) 81110A外宽度 81110A输入 PLL基准输入, 81110A时钟输入,外输入 PLL基准输入, 81110A时钟输入,外输入 81110A负载补偿 可送入实际负载值以显示实际输出 N/A
粤公网安备 44030902000432号