N4880A 参考时钟乘法器可满足研发和测试工程师的重要要求,帮助他们表征和发布新一代 PCI Express 主板、MIPI M-PHY 芯片组和 SD 卡 UHS-II 主机设备。N4880A 支持多种参考时钟速率,可以帮助您在容易复制的测试条件下**地表征和验证被测件与标准的一致性。
在常见的参考时钟体系结构中,主机不能由外部参考时钟驱动,因此必须将极限码型发生器锁定在被测接收机使用的相同系统参考时钟上。这是因为被测接收机也是从参考时钟提取其采样时钟。将极限码型发生器锁定在与被测接收机相同的参考时钟上,可以确保**和可重复的抖动容限测试结果。
N4880A 提供了乘法锁相环(PLL),使用户能够将 J-BERT N4903B 或 ParBERT 81250A 的码型发生器锁定在系统参考时钟上。扩频时钟(SSC)和低频抖动通过 N4880A(PLL 环路带宽高达 2 或 5 MHz)馈送。N4880A 容许大量 SSC 用于 UHS-II 参考时钟,并提供**的输入灵敏度,以便测试非常低的电压。
研发工程师使用 N4880A 进行接收机测试,可以避免复杂和耗时的工作,降低测试复杂程度,*终提高研发效率。该仪器支持多种新兴标准,可以保证您的研发投资万无一失。
苏公网安备 32050802010778号