- 入驻时间: 2009-03-10
- 联系人:陈平
- 电话:0769-23131676
-
联系时,请说明易展网看到的
- Email:110385035@qq.com
业务部
联系人:陈平
联系电话:0769-23131676
传真号码:0769-23131096
移动电话:15989633801(微信同号)
Email:ZS1717@163.com
QQ:782352024
地址:东莞市莞城街道东城路莞城段33号405室
公司网址:http://www.zhongsheng17.com
避免PCB设计中出现EMC和EMI的 9 个技巧(一)
一、什么是 PCB 设计中的 EMC电磁兼容 和 EMI 电磁干扰?
1、EMC 电磁兼容
EMC 是电磁兼容的简称。PCB 中的 EMC 是电路板在其电磁环境中工作而不会对周围的其他设备产生难以忍受的电磁干扰的能力。
一般来说,实现符合 EMC 的设计,工程师必要要考虑三个基本方面:
-
产生不需要的电磁辐射及其传播
-
设计或组件各自易受电磁干扰的脆弱性
-
PCB 设计不应对其自身造成无法容忍的电磁干扰
简单的说,EMC 就是电子系统在共同的电磁环境下运行的能力,首先不受其他系统的影响,其次,不受其他系统的干扰,*后,不受自身的干扰。
2、EMI 电磁干扰
EMI 是电磁干扰的简称。
EMI 指电磁波从其他设备或自然来源对一个设备的负面影响或破坏。EMI 也称为电磁噪声。每个工程师都应该遵循 EMC 配置标准,以将 EMI 总量及其影响降至*低。
在印刷电路板上,有各种潜在的干扰源,可能会导致以下类别的各种潜在影响:
-
传导发射(信号和电源完整性)
-
辐射发射
-
抗辐射和传导发射
-
静电放电
二、 避免 PCB 设计中出现 EMC 和 EMI 的 9 个技巧
1、地平面
因为所有电路都需要接地,所以接地层是预防 EMI 的**防线。有以下措施可以减少 EMI:
-
增加接地区域
在 PCB 内部尽可能多地增加接地区域,可以通过接地的区域有效地分散、减少流出和串扰。如果接地层太少,完全可以添加一层。
-
接地层
特别是在多层 PCB 中,接地层是非常重要的,较高的阻抗水平通常是由偷铜和散列接地层引起的。
-
每个组件都应该连接到地平面
每个组件都应该连接到接地平面或者接地点。
-
去耦电容
如果设计包含去耦电容,则需要连接到接地层,可以通过减小环的幅度来减小返回电流。
-
接地层直接放置在带有信号迹线的平面下方
这个平面可以屏蔽 EMI,提供电感和低电阻公共接地。对于某些区域,可能需要隔离接地,以使接地电流无法流过该部分。
-
数字地和模拟地要分开
如果电路板上既有模拟电路又有线性电路,则应相互隔离。低频电路应该更多地依赖单点并联接地。当实际走线过程中出现问题时,可以先进行部分串联接地,再进行并联接地。高频电路往往依赖于多点串联接地,接地线应短而粗。网格状铜箔应大量应用在高频元件周围。
-
地线尽可能粗
接地线应尽可能粗,以便通过大于 PCB 允许电流两倍的电流,以增加抗噪性。如果采用灌铜做地线,应避免死铜。此外,功能相近的铜线应通过粗引线相互连接,以保证地线的质量,同时降低噪声。
-
接地系统长度应保持在*短
接地系统长度应保持在*短,以防止电感成为问题。在低频下,这种影响会变得非常显着。粗线可以提供帮助,以及在 PCB 上使用带有关键轨道的接地层。
-
地线形成闭环回路
对于仅包含数字电路的电路板,可以通过将接地电路设计成圆形回路来提高抗噪声能力。
2、电源设计
不恰当的电源设计会导致产生较大的噪声,*终降低产品的性能。导致电源不稳定的两个主要因素:
1)在高速开关状态下,瞬态交流电流过大
2)电流回路上存在电感
因此,PCB 设计中应充分考虑电源的完整性,还需要遵循以下规则:
-
电源去耦滤波设计
在 IC 芯片电源两端桥接一个电容为 0.01μF 至 0.1μF 的去耦电容,可以显着降低整个电路板的噪声和浪涌电流。完成电流补偿后,去耦电容越低越好。由于引线电感低,因此应*佳使用安装电容。
对电源进行滤波*有效的方法是在交流电源线处布置滤波器。为防止引线相互耦合或产生环路,滤波器的输入和输出线应从电路板的两侧引出,引线应尽可能短。
-
电源保护设计
电源保护设计涵盖过流保护、欠压报警、软启动和过压保护。通过熔断器的应用,可以在 PCB 的功率部分实现过流保护。
为了防止熔断器在熔化过程中影响其他模块,输入电压也应设计为保持电容。
为防止过电压意外损坏元器件,应通过放电管、压敏电阻等保护装置在配电线与地电位之间建立等电位,实现过电压保护。
3、PCB 布局
-
PCB 尺寸
必须考虑 PCB 尺寸。当涉及到超大尺寸的电路板时,随着阻抗的增加、抗噪能力的降低和制造成本的上升,走线必须走很长一段路。
当电路板尺寸特别小时,会造成散热问题,并且相邻走线之间容易发生串扰。推荐的 PCB 尺寸为长宽比为 3:2 或 4:3 的矩形。此外,当板材尺寸超过200mm*150mm时,应考虑板材收回的机械强度。
-
避免直角
过孔、走线等部分避免 45° 到 90°,走线达到超过 45 °时,电容会增加。
结果,特性阻抗发生变化,导致反射,这种反射会导致 EMI。你可以通过修整需要转角的走线或通过两个或多个 45 度或更小的角度对它们进行布线来避免此问题。
-
保持信号分离
数字电路、模拟电路和噪声源应独立放置在板上,高频电路应与低频电路隔离。此外,应注意强弱信号的分量分布和信号传输方向问题。
-
尽可能增加走线宽度
更宽的走线尺寸可有效减少辐射发射。
-
使电流回路尽可能小
使返回电流路径尽可能短,并沿着电阻*小的路径布线。返回路径的长度应与传输迹线的长度大致相同或更短。
-
谨慎使用过孔
过孔在 PCB 设计中是必要的,因为它们可以在布线时利用电路板中的多个层。但是,在使用它们时必须小心。
通孔将其自身的电感和电容效应添加到混合物中,由于特性阻抗的变化可能导致反射。过孔也会增加走线长度,这需要匹配。尽可能避免使用过孔作为差分走线。
4、元器件放置
-
分离模拟和数字组件
与走线一样,始终将模拟和数字电路和组件分开。将模拟电路和数字电路放置得很近可能会导致串扰等问题。
为避免这种情况,请使用屏蔽、多层和单独的接地,使模拟和数字信号尽可能远离彼此,一般来说,*好将模拟信号和数字信号完全分开。
-
小心高速组件
越快越小,它可能产生的 EMI 量就越大。你可以通过屏蔽和过滤来对抗这种自然的 EMI。
1)可以在电路板设计中将高速组件与其他组件分开。
2)另一个要采取的措施是保持高速信号和时钟尽可能短,并与接地层相邻。这些措施有助于将串扰、噪音和辐射水平控制在可接受的水平范围内。
-
组件根据相同的分类进行放置
兼容的组件应独立放置,以确保组件在空间中不会相互干扰。
-
重量超过 15 克的组件在被支撑固定之前不应进行焊接
不应该组装又大又重且产生大量热量的组件,相反,应该组装在成品盒子的底板上。此外,必须保证散热,并且热敏组件应远离产生热量的组件。
-
优先选用 IC 元件
与分立元件相比,IC元件具有封装优良、焊点少、故障率低等优点,应优先选用。此外,应选择信号斜率相对较慢的器件,以减少信号产生的高频部分。表面贴装器件的应用可以减少走线长度,降低阻抗并提高 EMC。
-
敏感元件放置
敏感信号元件应远离电源和大功率设备,敏感信号线绝不允许穿过大功率设备。热敏元件应放置在远离热器件的位置,而温度敏感元件应放置在温度*低的区域。
-
高电位差元件放置
高电位差元件之间的距离应加大,以免发生短路。另外,大功率元器件应尽量布置在测试时手摸不到的地方,并经过绝缘保护。
5、PCB 层数设计
-
适当的 PCB 层数
在层数方面,单层 PCB、双层 PCB 和多层 PCB 。
单层 PCB 和双层 PCB 适用于中低密度布线或低完整性电路。基于制造成本的考虑,大多数消费电子产品依赖于单层 PCB 或双层 PCB 。然而,由于它们的结构缺陷,它们都会产生大量的EMI,并且它们对外部干扰也很敏感。
多层 PCB 往往更多地应用于高密度布线和高完整性芯片电路。因此,当信号频率较高且电子元件分布密集时,应选择至少 4 层的 PCB。在多层 PCB 设计中,电源层和地层应专门布置,信号线和地线之间的距离要减小。
结果,所有信号的环路面积都可以大大减小。从 EMC 的角度来看,多层 PCB 能够有效降低辐射,提高抗干扰能力。
-
单层 PCB 设计
单层 PCB 通常工作在几百 KHz 的低频,因为许多高频设计条件受到低频限制,例如缺乏RF电路返回和完全闭合所需的控制条件,明显的线路趋肤效应或不可避免的磁性和环形天线问题。
因此,单层 PCB 往往对射频干扰(如静电、快速脉冲、辐射或传导射频)敏感。在单层 PCB 设计中,没有考虑信号完整性和端子匹配。首先是电源和地线设计,然后是应该放置在地线旁边的高风险信号设计。越近越好。*后是其他线条的设计。
具体设计措施包括:
1)必须保证电源线和地线沿关键电路信号网络中的电源箱接地点。
2)应根据子功能进行走线布线,并且必须严格考虑敏感组件和相应的 I/O 端子和连接器的设计要求。
3)关键信号网络中的所有元件应相邻放置。
4)当 PCB 需要多个接地点时,确保这些点相互连接,并包括连接方法设计。
5)对于其他线路布线,RF 返回路径清晰通过。
-
双层/多层 PCB 设计
1)关键电源层应与相应的接地层相邻布置,并产生耦合电容。关键电源层与PCB去耦电容配合,有利于降低电源层的阻抗,获得良好的滤波效果。
2)相邻平面上的关键信号不允许穿过分裂区,以阻止信号环路扩大,以减少强辐射,降低干扰灵敏度。
3)时钟信号、高频信号和高速信号等关键信号需要相邻的接地层。例如,与接地平面相邻的信号平面可以被视为信号路由的*佳平面,从而可以缩小信号环路面积和屏蔽辐射。
4)电源平面应小于接地平面。