SL3000B系列
SL3004B高性能误码仪主机
高性能误码仪特点:
单机设备支持6个可扩展功能槽位, 灵活配置不同模块
1GBaud-32.4GBaud,连续可调
-
支持NRZ/PAM4编码信令格式
-
丰富的抖动和哚声注入功能
-
支持高达1.8V的差分高压输出
-
支持PRBS随机码、16Gbit用户自定义码型
-
**的信号完整性和丰富的**功能
-
• 支持NRZ,PAM4编码信令格式
• 国内**支持主流协议一致性测试的**
台式误码仪, 通过丰富的低频抖动和高频
抖动注入模拟真实世界的复杂环境
- 周期性SJ抖动注入
- 周期性PJ抖动注入
- 随机抖动RJ注入
- 串扰抖动BUJ注入
- 扩频时钟SSC注入
- 外部抖动注入
• 丰富的各种噪声注入
- 共模噪声CMI注入
- 差模噪声DMI注入
- 宽带白噪声BBN注入
-
PPG内置4个FFE Taps,
提供灵活的预失真设置来进行通道补偿
• PPG支持高达1.8V的差分高压输出
• PPG针对不同的速率支持上升时间可调功能
• PPG多通道间支持高达ps分辨率的相位/Skew调整功能
• PPG支持多种随机码型和业内*高的**自定义码型
- PRBS随机码, 高频/中频/低频时钟码
- ≥4Gbit的用户自定义码型
• 接收端ED支持**自动均衡功能轻松满足各种复杂测试环境
• 接收端ED内置了CDR时钟恢复功能,无需外部时钟输入
-

-
-
-
误码仪创建压力眼来模拟真实世界的信号完整性问题
-
RX接收机是整个高速链路的*终环节,接收机测试由于在芯片内部,在绝大多数场景无法直接观测信号完整性问题。*
主流的方式是通过创建*的压力眼来模拟真实世界*苛刻的运行环境。误码仪是构建和校准压力眼的核心测试仪器。
对于一个高速传输链路,接收机需要能够在*严苛的环境中保证能够可靠的接收传输的数据。发送端和链路上的各种信
号完整性问题都会恶化信号,减小接收机的余量。SL3000B系列误码仪提供***的RX接收机压力眼测试方案,能够注
入多达10种不同类型的抖动,噪声等信号完整性损伤,模拟真实世界*严苛复杂的环境。
SL3000B系列高性能误码仪
SL3004B高性能误码仪主机应用
随着数字电路工作速度的提高,PCB、连接器、背板上信号的传输速率也越来越高,其中串行数据通信在传输中占据主导
地位。 按照*严格性能标准设计的拥有精密设计的各种高速互连的PCIE/ETH/VPX背板,以及高速线缆, 在当今国防对于
高速信号需求普遍存在的大背景下变得至关重要。背板是嵌入式系统中的通信主干,必须按照严格的信号完整性标准进
行设计,以确保系统内模块之间及时、准确的数据传输。 随着系统转向支持100G-baseKR4/CR4、PCIe Gen4/5协议等的更
高串行比特率,高信号完整性对于实现故障**操作至关重要。要满足高速传输的性能预期,特别是高速接收机的性能,
接收机容限测试至关重要。
除此之外高速IEEE ETH以太网主流速率已经从10Gbps支持到25Gbps,53Gbps,消费电子类的高速总线PCIE、USB3/4的
信号速率已经覆盖了从2.5Gbps到20Gbps的速率范围,高速FPGA的串行高速接口速率则从8Gbps猛增到28Gbps,DSP
和ADC/DAC从3Gbps过度到32Gbps。SL3000B系列高性能误码仪能够针对各种高速协议标准和非标的速率进行接收机容
限测试。
高性能误码仪典型应用领域
• 高速互联信号完整性测试
• 高速芯片SERDES/FPGA/DAC/ADC的高速接口的接收机容限和余量测试
• 高速数据中心/光通信/光模块的研发测试
• 激光通信和相干光的研发测试
• 各种高速标准和非标准总线的预先物理层一致性测试
高性能误码仪测试环境构建
使用误码率测试仪(BERT)进行高速串行接口的物理层测试,可以有效确保高速系统的信号完整性、可靠性和性能。
以下是详细的步骤和方法:
测试准备
• 系统分析:熟悉高速串行接口和通信系统的内部结构,包括发送器、接收器、均衡器和PCB布线等,以及链路的插损评估。
• 测试计划:制定详细的测试计划,明确测试目标、范围和所需的设备。
• 可测性设计: 对于被测DUT检查是否有可测性设计, 设计专用或者通用的测试夹具,
保证BERT误码仪能够通过测试夹具把信号送个被测DUT的接收端。
设置和校准BERT
• 设备准备:准备BERT、示波器、测试夹具、连接线缆、衰减器等必要设备。
• 校准BERT:对BERT需要测试的项目连接示波器或者其他仪器 设备进行校准。
测试配置
• PRBS信号生成:配置BERT生成不同长度的PRBS信号(如PRBS7、PRBS15、PRBS31)。
• 数据速率设置:设置BERT的工作数据速率,覆盖系统的设计范围。
• 设置拨入经过校准的幅度/抖动/噪声和通道
BER和JTOL测试执行
• 接收机RX BER误码率测试:将PRBS信号通过发送器发送到接收器,并通过BERT记录误码情况。
• 接收机RX JTOL抖动容限测试。设置JTOL的SJ/PJ抖动注入的频率范围和对应的抖动幅度。
• 误码计数:记录每个测试节点的误码数量和误码率(BER)。
BER和ITOL测试执行
• 接收机RX ITOL抖动容限测试。设置JTOL的噪声抖动注入的幅度范围。
• 误码计数:记录每个噪声幅度下的误码数量和误码率(BER)
BER和串扰测试
• 在系统内部的关键信号路径上分析近端串扰和远端串扰。
• 通过多通道误码仪注入高速PRBS31信号,在串扰条件下运行BER测试,评估串扰对误码率的影响。
高速接收机的抖动容限测试 JTOL
JTOL是评估高速接收机能力的经典测试项目,下图是针对VSR短距传输类型的RX接收端测试硬件环境。整个硬件测试环
境的构建是为了提供一个*严苛的测试环境,通过误码仪来注入各种模拟真实世界的抖动,串扰,物理链路来测试RX接
收端的误码率,得到接收端的余量。
由于绝大多数RX接收芯片或者模块都内置了时钟恢复电路CDR, 一个高速链路的接收端对于不同的频率的抖动分量会
经过CDR后被衰减或者放大。 通过高速误码仪注入不同频率的周期性抖动, 能够**的测试出RX接收机对于真实世界
的抖动的容忍余量;并且能够刻画出接收端的CDR的环路响应曲线。 无论是以太网标准为主IEEE 802.3, 以及派生出来
的RapidIO, OIF-CEI, JESD, RapidIO, 还是以PCIE为主的高速标准, JTOL都是保证高速链路可靠性和稳定性的必测物理
层参数。 下图是一个典型的JTOL的mask模板。
SL3000B高速误码仪配置和选型指南